待解决问题
大家好,我请教下用FPGA进行数字下变频的问题,麻烦各位看下
离问题结束还有0天0小时  |  提问者:全频阻塞干扰   |  提问时间:2012-10-23 22:14
大家好,麻烦各位能帮我解答下这个问题。
我看到一篇论文,将数字下变频的。
调制的时候是用20Mbps基带码去调制DUC芯片(载波100MHz),形成BPSK调制。
下变频的时候先用160MSPS的ADC进行采样,采样后FPGA用NCO产生载波,进行下变频,
我想问下那么这个时候NCO产生载波的频率应该是多少呢?
我看那篇文章里画的图NCO产生的载波是20MHz的,这我就不明白了。
按理说FPGA里用NCO产生的载波频率应该和调制的载波频率一样呀,都是100MHz才对,
为什么这里用了20MHz的NCO进行下变频呢?
希望大家能帮我解答下这个问题。
问题答案 ( 1 条 )
NCO的频率取决于ADC对模拟中频fo采样后的数字中频,一般为零中频。依照你说的,数字中频应该为100-160=-60MHz,NCO的频率应该为-60MHz
回应该答案 (0)  |  回答者:tomclus006   |  2013-6-27 17:32
 
我要回答:  回答字数在10000字以内