通信人家园
标题:
[求助]真诚请教关于虚级联中复帧指示器的问题
[查看完整版帖子]
[打印本页]
时间:
2010-8-27 17:53
作者:
comonjie
标题:
[求助]真诚请教关于虚级联中复帧指示器的问题
书上都说复帧指示器(MFI)是为了处理同一VCG中不同成员之间的时延问题,看了很久,还是不明白。
下面的这句话来自网上:
“复帧指示器的也可以看成是一个帧计数器,某一帧的MFI值总是上一帧的值加1。对于像SDH这样的同步系统,每帧所占的时隙都是相同的。复帧指示器标识帧序列的先后顺序,实际上也就是标识了时间的先后顺序。因此,接受端可以通过复帧指示器之间值的差别可以判断从不同路径传来的帧之间时延差的大小。接受端计算出时延之后就可以将有着不同时延的帧再次同步。”
先说高阶虚级联的问题,高阶虚级联比较简单一点。
我的问题是:
(1).在发端,同一VCG里面的VC-4不一定都在同一帧发送吧(就是说第1个VC-4在第1帧发送,第2个VC-4在第2帧发送)?这样它们之间的MFI值就不一样了,在收段怎么知道哪些VC4来自同一个VCG呢?
(2).上一段文字中提到“接受端可以通过复帧指示器之间值的差别可以判断从不同路径传来的帧之间时延差的大小”。难道MFI在传送过程中会改变吗?如果不会,那么在同一帧发送的VC-4的MFI应该会一样,它们从不同的路径来到接收端时MFI也会一样,怎么可以判断它们之间的时延差的大小呢?
我是新手,很多概念不甚明了,望大家多多指教,谢谢了。
时间:
2010-8-30 09:05
作者:
comonjie
自己顶一下
时间:
2010-9-2 13:44
作者:
zum_vor
1.VCG在配好VC4后,会在相应的VC4上monitor这具复帧指示,例如一个STM16中第一个VC4和第三个VC4组成了一个VCG,那么第一帧VC4会在第一个VC4上上到,第二帧VC4是在第三个VC4上收到的,如果在第三个VC4上收到的MFI值不是2,那么就会有VCG告警报上来。
2.MFI值在传送当中不会变,第一帧和第二帧VC4之间收到的时间差就是时延。
时间:
2010-9-3 13:37
作者:
comonjie
标题:
回复 3# 的帖子
谢谢,不过我还是不太懂。
“某一帧的MFI值总是上一帧的值加1”,这里说的帧,应该是指一整个STM16/4/1的帧吧?如果一个STM16中第一个VC4和第三个VC4组成了一个VCG,那么这两个VC-4的MFI值不是一样的吗?
时间:
2010-9-5 08:56
作者:
yfysian000
我来谈谈我的理解。
假设4个VC-4进行虚级联。那么,这4个VC-4就一起构成了一个复帧。在这个复帧中,4个VC-4的复帧指示值就应该分别为0、1、2、3,对应的VC-4可以表示为VC-4(0)、VC-4(1)、VC-4(2)、VC-4(3)。括号中,就是各个VC-4在复帧中的复帧指示值,通俗讲就是各个VC-4在复帧中的位置。例如VC-4(0)就是这个复帧中的第1帧、VC-4(1)就是这个复帧中的第1帧、VC-4(2)就是这个复帧中的第3帧、VC-4(3)就是这个复帧中的第4帧。明白了上述道理,“某一帧的MFI值总是上一帧的值加1”就非常容易理解了。
那么,为什么要设置复帧指示器呢?这还要回到虚级联这个问题上来。虚级联各个VC在传输中可以不在一个物理实体(中间设备、光纤)中传送,这是虚级联与实级联的主要区别。既然各个虚级联的各个VC不在一个物理实体中传送,必然出现各个VC到达接收端时的时延不一致。也就是说,各个VC到达的时间与经过的物理实体有关。结合上面的假设,VC-4(0)、VC-4(1)、VC-4(2)、VC-4(3)中排在后面的可能会先到。如果不加以任何处理,很明显会产生错误(因为在发送端是按照VC-4(0)、VC-4(1)、VC-4(2)、VC-4(3)这样的顺序来发送的)。即使仍然按照VC-4(0)、VC-4(1)、VC-4(2)、VC-4(3)这样的顺序到来,还有各个帧时延的不同。如果不做处理,接收的信号还是会出现错误(由于帧与帧之间时延不同,帧之间就可能会出现没有信号的现象)。在接收端,只有通过不同的延时器,使恢复的复帧中各个帧严格地按照VC-4(0)、VC-4(1)、VC-4(2)、VC-4(3)顺序和时间到来,接收的虚级联信号才有可能保持正确。
很明显,这里的复帧就是虚级联的复帧,与整个STM-N帧无关。
不对之处,请斧正。
[
本帖最后由 yfysian000 于 2010-9-5 08:57 编辑
]
时间:
2010-9-6 14:02
作者:
comonjie
标题:
回复 5# 的帖子
谢谢,“4个VC-4的复帧指示值就应该分别为0、1、2、3”,那么在接收端靠什么来判断它们来自同一个VCG呢?
时间:
2010-9-6 17:50
作者:
yfysian000
我没有详细看协议。不过,楼主如果想了解可以看G.707协议中表11-1和11-2的说明。
我想可以由序列指示(SQ)和复帧指示(包括MFI1和MFI2)共同确定,其中MF1利用H4的后4位(B5——B8)表示,而MFI2则利用H4的全部8位(B1——B8)表示。
具体地,请看G.707协议吧!
时间:
2010-9-7 10:53
作者:
comonjie
标题:
回复 7# 的帖子
序列指示(SQ)是同一个VCG里的每一个VC的排列顺序,这个容易理解。
时间:
2010-9-7 21:34
作者:
yfysian000
结合G.707和G.7042,有如下结论:
16个H4构成1个MFI控制包,MFI控制包的构成你自己看了。在MFI控制包中,H4的第4比特用于传送组识别(GID)比特。利用GID比特,可以识别VCG。在具有相同MFI的控制包中,同一个VCG中所有VC的GID具有相同的数值。
[
本帖最后由 yfysian000 于 2010-9-9 12:22 编辑
]
时间:
2010-9-12 00:05
作者:
comonjie
标题:
回复 9# 的帖子
嗯,谢谢。
G.707和G.7042可以在哪里下载呢?我刚接触通信领域,就知道ITU的那个网站,好像要注册,不知道要收钱吗
时间:
2010-9-12 14:30
作者:
yfysian000
那我发表出来,你下载吧!
时间:
2010-9-17 14:56
作者:
comonjie
标题:
回复 11# 的帖子
在哪里?
时间:
2010-9-17 18:21
作者:
yfysian000
我9月12日在“核心网”发表的“两个ITU-T标准”。
时间:
2015-4-25 15:18
作者:
audo23
可以说的更加详细一点么?
通信人家园 (https://www.txrjy.com/)
Powered by C114