通信人家园

 找回密码
 注册

只需一步,快速开始

短信验证,便捷登录

搜索

军衔等级:

  四级通信军士

注册:2020-8-1714
跳转到指定楼层
1#
发表于 2023-3-31 17:38:10 |只看该作者 |倒序浏览
在PCB设计中,经常出现电磁问题,如何有效避免呢,有以下七个小技巧。
技巧1:将PCB接地,这样可以减少发射、串扰和噪声。
技巧2:区分EMI,由于EMI不同,一个很好的EMC设计规则是将模拟电路和数字电路分开。
技巧3:串扰和走线是重点,走线对确保电流的正常流动特别重要,返回路径走线的长度应与发送走线的长度相同。

技巧4:去耦电容,可减少串扰的不良影响,它们应位于设备的电源引脚和接地引脚之间,这样可以确保交流阻抗较低,减少噪声和串扰。
技巧5:避免90°角,为降低EMI,应避免走线、过孔及其它元器件形成90°角,因为直角会产生辐射。在该角处电容会增加,特性阻抗也会发生变化,导致反射,继而引起EMI。

技巧6:使用过孔需谨慎,在几乎所有PCB布局中,都必须使用过孔在不同层之间提供导电连接。PCB布局工程师需特别小心,因为过孔会产生电感和电容。
技巧7:电缆和物理屏蔽,承载数字电路和模拟电流的电缆会产生寄生电容和电感,引起很多EMC相关问题。如果使用双绞线电缆,则会保持较低的耦合水平,消除产生的磁场。对于高频信号,必须使用屏蔽电缆,其正面和背面均接地,消除EMI干扰。

举报本楼

本帖有 1 个回帖,您需要登录后才能浏览 登录 | 注册
您需要登录后才可以回帖 登录 | 注册 |

手机版|C114 ( 沪ICP备12002291号-1 )|联系我们 |网站地图  

GMT+8, 2024-4-29 19:00 , Processed in 0.141220 second(s), 15 queries , Gzip On.

Copyright © 1999-2023 C114 All Rights Reserved

Discuz Licensed

回顶部