通信人家园

 找回密码
 注册

只需一步,快速开始

短信验证,便捷登录

搜索

军衔等级:

  大校

注册:2015-1-2858
发表于 2024-6-19 16:09:15 |显示全部楼层
IT之家 6 月 19 日消息,作为 2024 IEEE VLSI 研讨会活动的一部分,英特尔近日在官网介绍了 Intel 3 工艺节点的技术细节。

Intel 3 是英特尔最后一代 FinFET 晶体管工艺,相较 Intel 4 增加了使用 EUV 的步骤,也将是一个长期提供代工服务的节点家族,包含基础 Intel 3 和三个变体节点。



其中 Intel 3-E 原生支持 1.2V 高电压,适合模拟模块的制造;而未来的 Intel 3-PT 进一步提升了整体性能,并支持更精细的 9μm 间距 TSV 和混合键合。

英特尔宣称,作为其“终极 FinFET 工艺”,Intel 3-PT 将在未来多年成为主流选择,与埃米级工艺节点一同被内外部代工客户使用。

相较于仅包含 240nm 高性能库(IT之家注:HP 库)的 Intel 4 工艺,Intel 3 引入了 210nm 的高密度(HD)库,在晶体管性能取向上提供更多可能。



英特尔表示,其基础 Intel 3 工艺在采用高密度库的情况下,可相较 Intel 4 工艺至多可提升 18% 频率。

此外英特尔还宣称基础版 Intel 3 工艺密度也增加了 10%,实现了“全节点”级别的提升。



而在晶体管上的金属布线层部分,Intel 3 在 Intel 4 的 14+2 层外还提供了 12+2 和 19+2 两种新选项,分别面向低成本和高性能用途。



具体到每个金属层而言,英特尔在 Intel 3 的 M0 和 M1 等关键层上保持了与 Intel 4 相同的间距,主要是将 M2 和 M4 的间距从 45nm 降低至 42nm。

举报本楼

您需要登录后才可以回帖 登录 | 注册 |

手机版|C114 ( 沪ICP备12002291号-1 )|联系我们 |网站地图  

GMT+8, 2024-7-15 22:16 , Processed in 0.085003 second(s), 16 queries , Gzip On.

Copyright © 1999-2023 C114 All Rights Reserved

Discuz Licensed

回顶部