通信人家园

 找回密码
 注册

只需一步,快速开始

短信验证,便捷登录

搜索

军衔等级:

  大元帅

注册:2007-12-102194
跳转到指定楼层
1#
发表于 2025-10-27 15:54:43 |只看该作者 |倒序浏览

光刻技术是推动集成电路芯片制程工艺持续微缩的核心驱动力之一。近日,北京大学化学与分子工程学院彭海琳教授团队及合作者通过冷冻电子断层扫描技术,首次在原位状态下解析了光刻胶分子在液相环境中的微观三维结构、界面分布与缠结行为,指导开发出可显著减少光刻缺陷的产业化方案。相关论文近日刊发于《自然·通讯》。


“显影”是光刻的核心步骤之一,通过显影液溶解光刻胶的曝光区域,将电路图案精确转移到硅片上。光刻胶如同刻画电路的颜料,它在显影液中的运动,直接决定电路画得准不准、好不好,进而影响芯片良率。长期以来,光刻胶在显影液中的微观行为是“黑匣子”,工业界的工艺优化只能靠反复试错,这成为制约7纳米及以下先进制程良率提升的关键瓶颈之一。


为破解难题,研究团队首次将冷冻电子断层扫描技术引入半导体领域。研究人员最终合成出一张分辨率优于5纳米的微观三维“全景照片”,一举克服了传统技术无法原位、三维、高分辨率观测的三大痛点。


彭海琳表示,冷冻电子断层扫描技术为在原子/分子尺度上解析各类液相界面反应提供了强大工具。深入掌握液体中聚合物的结构与微观行为,可推动先进制程中光刻、蚀刻和湿法清洗等关键工艺的缺陷控制与良率提升。


举报本楼

本帖有 3 个回帖,您需要登录后才能浏览 登录 | 注册
您需要登录后才可以回帖 登录 | 注册 |

版规|手机版|C114 ( 沪ICP备12002291号-1 )|联系我们 |网站地图  

GMT+8, 2025-10-28 11:22 , Processed in 0.092665 second(s), 18 queries , Gzip On.

Copyright © 1999-2025 C114 All Rights Reserved

Discuz Licensed

回顶部